STM32: Проведення скидання програмного забезпечення


9

Я намагаюся виконати скидання програмного забезпечення мого STM32F2. (Довідковий посібник доступний тут .) Відповідна сторінка довідкового посібника (стор. 80) дає мало інформації. В основному, SYSRESETREQбіт Application Interrupt and Reset Control Registerповинен бути встановлений.

Тепер на цій сторінці пояснюється, що щоб мати змогу змінити SYSRESETREQ, до VECTKEYбітів потрібно записати певний "ключ" .

Жоден документ не пояснює, де це Application Interrupt and Reset Control Register. Яка його адреса та як я можу отримати доступ до неї?

Відповіді:


17

Чому ви не використовуєте бібліотеку CMSIS? Для цього є конкретна функція.

Більше того, це Кодекс, узятий із бібліотеки CMSIS для скидання системного програмного забезпечення:

/******************************************************************************
 * @file:    core_cm3.h
 * @purpose: CMSIS Cortex-M3 Core Peripheral Access Layer Header File
 * @version: V1.20
 * @date:    22. May 2009
 *----------------------------------------------------------------------------
 *
 * Copyright (C) 2009 ARM Limited. All rights reserved.
 *
 * ARM Limited (ARM) is supplying this software for use with Cortex-Mx 
 * processor based microcontrollers.  This file can be freely distributed 
 * within development tools that are supporting such ARM based processors. 
 *
 * THIS SOFTWARE IS PROVIDED "AS IS".  NO WARRANTIES, WHETHER EXPRESS, IMPLIED
 * OR STATUTORY, INCLUDING, BUT NOT LIMITED TO, IMPLIED WARRANTIES OF
 * MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE APPLY TO THIS SOFTWARE.
 * ARM SHALL NOT, IN ANY CIRCUMSTANCES, BE LIABLE FOR SPECIAL, INCIDENTAL, OR
 * CONSEQUENTIAL DAMAGES, FOR ANY REASON WHATSOEVER.
 *
 ******************************************************************************/

/* memory mapping struct for System Control Block */
typedef struct
{
  __I  uint32_t CPUID;                        /*!< CPU ID Base Register                                     */
  __IO uint32_t ICSR;                         /*!< Interrupt Control State Register                         */
  __IO uint32_t VTOR;                         /*!< Vector Table Offset Register                             */
  __IO uint32_t AIRCR;                        /*!< Application Interrupt / Reset Control Register           */
  __IO uint32_t SCR;                          /*!< System Control Register                                  */
  __IO uint32_t CCR;                          /*!< Configuration Control Register                           */
  __IO uint8_t  SHP[12];                      /*!< System Handlers Priority Registers (4-7, 8-11, 12-15)    */
  __IO uint32_t SHCSR;                        /*!< System Handler Control and State Register                */
  __IO uint32_t CFSR;                         /*!< Configurable Fault Status Register                       */
  __IO uint32_t HFSR;                         /*!< Hard Fault Status Register                                       */
  __IO uint32_t DFSR;                         /*!< Debug Fault Status Register                                          */
  __IO uint32_t MMFAR;                        /*!< Mem Manage Address Register                                  */
  __IO uint32_t BFAR;                         /*!< Bus Fault Address Register                                   */
  __IO uint32_t AFSR;                         /*!< Auxiliary Fault Status Register                              */
  __I  uint32_t PFR[2];                       /*!< Processor Feature Register                               */
  __I  uint32_t DFR;                          /*!< Debug Feature Register                                   */
  __I  uint32_t ADR;                          /*!< Auxiliary Feature Register                               */
  __I  uint32_t MMFR[4];                      /*!< Memory Model Feature Register                            */
  __I  uint32_t ISAR[5];                      /*!< ISA Feature Register                                     */
} SCB_Type;

#define SCS_BASE            (0xE000E000)                              /*!< System Control Space Base Address    */
#define SCB_BASE            (SCS_BASE +  0x0D00)                      /*!< System Control Block Base Address    */
#define SCB                 ((SCB_Type *)           SCB_BASE)         /*!< SCB configuration struct             */

#define NVIC_AIRCR_VECTKEY    (0x5FA << 16)   /*!< AIRCR Key for write access   */
#define NVIC_SYSRESETREQ            2         /*!< System Reset Request         */

/* ##################################    Reset function  ############################################ */
/**
 * @brief  Initiate a system reset request.
 *
 * @param   none
 * @return  none
 *
 * Initialize a system reset request to reset the MCU
 */
static __INLINE void NVIC_SystemReset(void)
{
  SCB->AIRCR  = (NVIC_AIRCR_VECTKEY | (SCB->AIRCR & (0x700)) | (1<<NVIC_SYSRESETREQ)); /* Keep priority group unchanged */
  __DSB();                                                                                 /* Ensure completion of memory access */              
  while(1);                                                                                /* wait until reset */
}

9

Ви не знаходите достатньо інформації, тому що шукаєте в неправильному місці. NVIC є частиною ядра і як такий задокументований у літературі про ARM.

У розділі B1.5.16 ARMv7-M ARM детально описані два способи скидання, наявні в ядрі Cortex-M3, локальний та системний скидання. Адреси пам'яті системних регістрів управління, включаючи AIRCR, можна знайти в розділі B3.2.2 (таблиця B3-4). Сам AIRCR задокументований у розділі B3.2.6. Тут ви можете знайти точне значення для ключа, ніж вам потрібно, щоб розблокувати функцію скидання.

Однак, як зазначила Катте, CMSIS містить як виділену функцію для скидання, так і визначення макросу для всіх необхідних адрес реєстру та значень. Ви повинні ознайомитись з ним, оскільки його вихідний код часто містить інформацію, яку важко знайти де-небудь ще (крім звичайно посібників).

Постійний посібник до розділу 14.4 ARM Cortex-M3 документує все це дуже докладно. Якщо у вас його немає, спробуйте скористатися Google Книгами, щоб прочитати його (і сподівайтеся, що потрібні вам сторінки не будуть опущені).


0

У випадку, якщо хтось все ще шукає відповідь на це питання, моє рішення буде дещо іншим, використовуючи модуль WatchDog ЦП для скидання пристрою.

Швидкий підказок - якщо спускний лічильник буде перезавантажений поза вікном, він спричинить скидання (тож скидання може бути майже миттєвим).

Використовуючи наш веб-сайт, ви визнаєте, що прочитали та зрозуміли наші Політику щодо файлів cookie та Політику конфіденційності.
Licensed under cc by-sa 3.0 with attribution required.