Відповіді:
Існує велика різниця між IDE (середовищем розробки) та симулятором. IDE може бути без вбудованого тренажера, а симулятор може бути без графічного інтерфейсу.
Якщо ви шукаєте тренажер , ось список безкоштовних симуляторів VHDL із посиланнями на завантаження. Більшість тренажерів працює і на Linux.
Історично електроінженери були в основному вдома в умовах Windows, а також платили багато за своє робоче середовище. Це може сприяти поясненню того, чому ми не бачимо більше IDE з відкритим кодом для розробки FPGA. З збільшенням можливостей FPGA та тенденцією запускати Linux на них, це, звичайно, також впливає на платформи розвитку. Отже, маю велике спасибі за це питання, яке допомагає по-своєму розширити базу користувачів FPGA Linux.
Для проектів звичайного розміру, коли ваш код може бути розумно відредагований звичайними текстовими редакторами, я спокушаюся сказати, що Debian / Ubuntu Linux в цілому вже є повністю вільним (як у мові та пиві) інтегрованим середовищем розробки: конвеєр yosys було упаковано, щоб ви справді потрапляли з вихідного коду Verilog до блимали FPGA-решітки, див. http://www.debian.org/FPGA/Lattice . На новому веб-сайті https://github.com/forflo/yodl є зароджений VHDL-фронт для Yosys, який я добровільно збираюсь, якщо я отримаю вашу допомогу, протестуючи його.
З іншого боку, конвеєр yosys працює в усіх архівах Linux. Особливо слід зазначити ARM та всі маленькі пристрої, такі як Raspberry Pi.