Запитання з тегом «dsp»

DSP розшифровується як обробка цифрового сигналу або цифровий процесор сигналу.

2
Чи можливо створити фільтр IIR у FPGA, який працює на частоті вибірки?
Це питання стосується впровадження фільтра IIR у FPGA з фрагментами DSP з дуже конкретними критеріями. Скажімо, ви робите фільтр без прямого натискання та лише з одним зворотним краном із таким рівнянням: y[n]=y[n−1]⋅b1+x[n]y[n]=y[n−1]⋅b1+x[n]y[n] = y[n-1] \cdot b1 + x[n] (див. зображення) Візьмемо для прикладу фрагмент DSP48A1 від Xilinx - більшість жорстких …
9 fpga  filter  dsp  iir 

2
Як вибрати роздільну здатність частоти та розмір вікна у FFT?
Я роблю спектральний аналіз сигналу, що змінюється в часі, змінюючи частоту від 200 Гц до 10 кГц. Я використовую FFT для аналізу частотної складової в сигналі. Мої запитання: Як визначитися з роздільною здатністю частоти та шириною вікна для сигналу? Який тип віконної функції підходить для сигналу, що змінюється за часом? …
9 dsp  fft 

2
Весь цифровий цикл блокування фаз
Я хочу реалізувати блокування фаз у FPGA без використання зовнішніх компонентів (крім АЦП). Для простоти блокування простого бінарного імпульсу є достатнім. Частота сигналів становить ~ 0,1-1% тактової частоти. Я не можу використовувати PLL бортового годинника, оскільки вони: Не настроюється (встановлюється під час синтезу). Жалюгідність. Не підтримуйте потрібну мені частоту. Я …
9 fpga  dsp  pll 
Використовуючи наш веб-сайт, ви визнаєте, що прочитали та зрозуміли наші Політику щодо файлів cookie та Політику конфіденційності.
Licensed under cc by-sa 3.0 with attribution required.