Запитання з тегом «flipflop»

триггер або фіксатор - схема, яка має два стабільних стани і може використовуватися для зберігання інформації про стан.

9
Різниця між засувкою та триггером?
Яка різниця між засувкою та триггером? Я думаю, що засувка еквівалентна триггеру, оскільки вона використовується для зберігання бітів, а також еквівалентна реєстру, який також використовується для зберігання даних. Але, прочитавши деякі статті в Інтернеті, я виявив відмінності між засувками та шльопанками на основі функцій, які спрацьовують на краю та чутливих …

8
Чому висновок стаціонарних елементів часто називають Q?
У діаграмах логічних схем я бачив різні умови для іменування входів і виходів логічних воріт та комбінаторних схем. Однак такі важливі елементи, як засувки та шльопанці, часто мають свій "стан", який називається Q. Я підозрюю, що існує зв'язок з абстрактними машинами з кінцевими станами з теоретичної інформатики, де "стан" часто …

6
Що таке фліп-флоп?
Здається, існує ряд різних визначень тригерів та засувок, деякі з яких суперечать один одному. Текстова книга з інформатики курсу, який я викладаю, мабуть, є найбільш заплутаною (адже я мало вірю в книгу, тому що це просто неправильно в кількох місцях). Мені подобається робота засувок (SR, закрита SR, закрита D) та …

6
Методи розмежування / синхронізації послідовного протоколу
Оскільки асинхронний послідовний зв’язок широко поширений серед електронних пристроїв навіть в наш час, я вважаю, що багато з нас час від часу стикаються з таким питанням. Розгляньте електронний пристрій Dта комп’ютер, PCпідключений до послідовної лінії (RS-232 або подібний) і необхідний для постійного обміну інформацією . Тобто PCкожен надсилає командний кадр …
24 serial  communication  protocol  brushless-dc-motor  hall-effect  hdd  scr  flipflop  state-machines  pic  c  uart  gps  arduino  gsm  microcontroller  can  resonance  memory  microprocessor  verilog  modelsim  transistors  relay  voltage-regulator  switch-mode-power-supply  resistance  bluetooth  emc  fcc  microcontroller  atmel  flash  microcontroller  pic  c  stm32  interrupts  freertos  oscilloscope  arduino  esp8266  pcb-assembly  microcontroller  uart  level  arduino  transistors  amplifier  audio  transistors  diodes  spice  ltspice  schmitt-trigger  voltage  digital-logic  microprocessor  clock-speed  overclocking  filter  passive-networks  arduino  mosfet  control  12v  switching  temperature  light  luminous-flux  photometry  circuit-analysis  integrated-circuit  memory  pwm  simulation  behavioral-source  usb  serial  rs232  converter  diy  energia  diodes  7segmentdisplay  keypad  pcb-design  schematics  fuses  fuse-holders  radio  transmitter  power-supply  voltage  multimeter  tools  control  servo  avr  adc  uc3  identification  wire  port  not-gate  dc-motor  microcontroller  c  spi  voltage-regulator  microcontroller  sensor  c  i2c  conversion  microcontroller  low-battery  arduino  resistors  voltage-divider  lipo  pic  microchip  gpio  remappable-pins  peripheral-pin-select  soldering  flux  cleaning  sampling  filter  noise  computers  interference  power-supply  switch-mode-power-supply  efficiency  lm78xx 

4
Коли використовувати засувки краще, ніж триггер у FPGA, який підтримує обидва?
Питання: Коли використовувати засувки краще, ніж триггер у FPGA, який підтримує обидва? Фон: Загальновідомий принцип, що у FPGA слід уникати рівних чутливих прозорих фіксаторів, а ексклюзивно розташовані взуттєві шльопанці. Більшість архітектур FPGA в основному підтримують як засувки, так і триггери. Загальна порада - навіть від постачальників FPGA - полягає в …
20 fpga  flipflop 

5
Чому ми годинник Фліп-Флопс?
Я намагаюся розібратися у відкидних кришках та засувах. Я читаю з книги «Цифрова логіка» Морріса Мано. Я не можу зрозуміти одне, чому ми годинник тригерів? Я розумію, для чого нам потрібні "ввімкнені" або закриті засувки. Але в чому користь годинника? Я не в змозі цього зрозуміти. Чому ми не можемо …


9
Зробіть миттєвий вимикач управління перемикачем
Які найпростіші, найдешевші, найменші способи зробити миттєвий перемикач виробляють 2-станневий вимикаючий висновок (замикаючи миттєвий вимикач)? Іншими словами, вихід постійно триває низьким, і коли миттєво натискаєте кнопку / тактовий вимикач, вихід змінюється на постійно високий, а потім, коли ви знову натискаєте на нього, він переходить на низький.

6
Чому каскадні D-Flip Flops запобігають метастабільності?
Я розумію, що таке метастабільність, але не розумію, як зв’язування разом тригерів зменшує це? Якщо вихід першого фліпфлопу метастабільний, він використовується як вхід для другого. Але я не бачу, як другий фліп-флоп зможе зробити що-небудь із цим входом і зробити його стабільним. Спасибі заздалегідь!

5
Як зрозуміти засувку SR
Я не можу обернути голову навколо того, як працює засувка SR. Здається, ви підключаєте рядок введення від R, а інший від S, і ви повинні отримати результати в Q і Q '. Однак і R, і S вимагають введення з другого виходу, а вихід другого вимагає введення з другого виходу. …

4
Який початковий стан для Q в засувці SR?
На цій діаграмі який би був початковий стан для Q? Оскільки перший NOR для S і R покладається на попередні результати, то має бути щось для першої ітерації? ПРИМІТКА: Я перебуваю на першому курсі цифрової логіки, тому питання стосується теоретичного використання (виготовлення таблиці, різні домашні завдання, які стосуються тощо), а …

4
Що означає "ворота годинника"?
У своїх лекційних конспектах я постійно читаю "не воротайте годинник". Я спробував шукати в Інтернеті, але не можу знайти точне значення цієї фрази.
11 flipflop 

3
Чому заборонено стан S = 1, R = 1 у фліп-флопі RS?
Я натрапив на триггер RS і я спробував реалізувати це на тренажері та за допомогою фактичних логічних воріт. Але я все ще не впевнений, чи правильно я зрозумів нестабільний або заборонений випадок S = 1, R = 1 у фліп-флопі. Хтось може сказати мені, що це саме? До речі, я …

5
Налаштуйте та утримуйте вихідний час при порушенні
Розглянемо позитивний край, який спрацьовує D фліп-флоп із вхідним сигналом X із часом встановлення 20 нс та часом утримування 0 нс. Яким буде вихід? C - тактовий сигнал з періодом 40 нс. Під час 6-го позитивного краю ми бачимо, що дані (або X) не є стабільними протягом 20 нс (час …
9 clock  flipflop  setup 
Використовуючи наш веб-сайт, ви визнаєте, що прочитали та зрозуміли наші Політику щодо файлів cookie та Політику конфіденційності.
Licensed under cc by-sa 3.0 with attribution required.