Запитання з тегом «layout»

Макет - це процес проектування друкованої плати, що включає розміщення деталей та маршрутизацію слідів.

2
Квадратний макет плати SPI
Я намагаюся зробити хороший макет для флеш-пам’яті Quad SPI NOR MT25QL256ABA1EW9-0SIT із MCM STM32. Моя проблема полягає в тому, що я вважаю, що чіп-пам'ять чіпа пам'яті є досить незручною. Мені вдалося поміняти шпильки на стороні MCU так, щоб сигнали знаходилися поруч, але це все ще важко. Дотримуючись інструкції з компонування …
10 pcb  stm32  spi  layout  high-speed 

1
Розміщення декількох пальців проти одного пальця (транзистор MOSFET)
Надайте, будь ласка, підсумок переваг та недоліків компонування транзистора з декількома пальцями (MF) проти одного пальця ? Коли викладаєте MOSFET з певною шириною і довжиною, в інструменті EDA є два варіанти щодо форми воріт : 1) Одинарна смужка (класичний корпус) (один палець); 2) Кілька смужок (кілька пальців). Гіпотези (засновані на …
10 mosfet  layout 

3
Конструкція радіочастотного діапазону 50 Ом для частоти 2,4 ГГц… Двошарова плата FR-4
Я буду використовувати трансивер 2,4 ГГц у своєму новому проекті. Матеріал друкованої плати буде FR-4 з товщиною 1,6 мм, а з'єднувач - SMA. Мої сумніви щодо RF-сліду, який повинен мати імпеданс 50 Ом. Використовуючи AppCAD 4.0, вводячи параметри, показані нижче, я отримав результат 50 Ом для Width = 45mils і …
9 rf  pcb-design  layout  wifi 

4
Проблема дзвінка повного конденсатора драйвера моста
Це вперше проектування повного водія моста. У мене виникають проблеми з дзвоном на виході. Я зробив для цього плату. Це зображення верхньої сторони дошки. Спинка Вхід до драйверів L6498, 250-ти мертвий час Вивантажена вихідна напруга повного моста Вихід з підключеним ненавантаженим трансформатором CH1: Напруга трансформатора CH2: Струм трансформатора Повна настройка …

2
Як можна покращити цей макет? (Гігабітний Ethernet з дискретною магнітикою та POE)
Відповідь: Ні, в макеті немає нічого поганого, виявляється, що трансформатор Ethernet виявився непридатним на 0,2 дБ при втраті вставки, коли він поєднувався з PHY IC, який ми використовуємо. Питання Чи є щось помітно не так у маршрутизації друкованої плати гігабітного Ethernet? Gigabit Ethernet має багато дизайнерських обмежень, через компонування компонентів …

3
Схема друкованої плати для високого бічного вимикача (сильний струм)
Я працюю над компонуванням друкованої плати для двох високих бічних вимикачів. Нижче ви можете побачити картинку мого поточного макета. Вага міді майбутньої друкованої плати, ймовірно, буде 2 унції / фут² (двостороння). Я використовую два p-канальні MOSFET (IPB180P04P4). Я очікую 10 Ампер для MOSFET праворуч (я вибрав дуже близький до мінімальної …

3
Критика розташування PCB RF: Вхід на мою плату радіотелескопа
Я намагаюся зробити макет дошки для радіотелескопа, який ми будуємо на одному з моїх робочих місць. Ось загальна топологія системи: QRFH призначений для "Квадратний ріг подачі". Це досить езотеричний тип антени. В основному, намір полягає в тому, щоб дозволити надзвичайно високоточні вимірювання з калібруванням на місці та відстеженням дрейфу. Існує …

4
Наскільки важливо ставити розв'язувальні ковпачки на ту ж сторону друкованої плати?
Наскільки важливо мати роз'єднувальні конденсатори на тій же стороні друкованої плати, що і ІС? У дизайні мені відчайдушно не вистачає місця, і це дійсно допомогло б поставити кришки на нижню сторону. Я думаю, це не може бути так погано, тому що, здається, BGA використовують цю техніку в конструкціях, які набагато …

1
Чому розбита площина заземлення не настільки ефективна, як нерозривна?
Я робив двошарову дошку кілька тижнів тому, яка мала спеціалізовану площину заземлення. Я проклав 90% сигналів на верхньому шарі, і останні 10% мені довелося прокладати їх через нижню (землю) площину. Мені сказали, що, як правило, погана практика мати зламану площину заземлення, оскільки вона не настільки ефективна, як суцільна. Чому це …
9 pcb  layout  ground 

3
Критика дизайну друкованої плати SMPS
Старіші версії цієї публікації можна переглянути за цим посиланням . Це мій перероблений макет. Який із вас погляд? Дизайн регулятора Buck від 10 до 32 В до 5 В 1.2A SMPS. ІС є IFX91041 від infineon . Ось схеми та макети: http://www.mediafire.com/?69e66eje7vda1 (Мені було надано 45 см² (~ 6,98 дюймів²) …

3
Використання довгастих / закруглених поверхневих накладок для мікросхемних резисторів, конденсаторів та індукторів
Я вчуся компонувати друковані плати, і останнім часом я натрапив на практику, яка викликала цікавість. Накладки пасивних мікросхем викарбувані довгастою / округлою формою замість прямокутної форми, яка використовується у всіх прикладних бібліотеках і навіть стандарт IPC-7351B (ви можете завантажити LP Viewer для безкоштовної реєстрації та переконаєтесь у цьому). Ось приклади …
Використовуючи наш веб-сайт, ви визнаєте, що прочитали та зрозуміли наші Політику щодо файлів cookie та Політику конфіденційності.
Licensed under cc by-sa 3.0 with attribution required.